位置: 文档库 > 求职简历 > 高速信号完整性工程师简历模板

高速信号完整性工程师简历模板

DebugLife 上传于 2024-07-24 01:02

高速信号完整性工程师简历模板】

一、个人信息

姓名:张明阳

性别:男

年龄:32岁

学历:硕士(电子工程)

毕业院校:清华大学微电子与纳电子学系

联系方式:+86-138-XXXX-XXXX | zhangmy@email.com

求职意向:高速信号完整性工程师(SI/PI方向)

期望薪资:25-35K/月(可面议)

工作地点:深圳/上海/苏州

二、核心技能矩阵

1. 信号完整性分析

- 精通SI仿真工具:HyperLynx、ADS、Sigrity

- 掌握IBIS模型开发与验证

- 熟练进行眼图分析、抖动分解与ISI建模

- 熟悉PCIe Gen5/USB4/10G以太网等高速协议

2. 电源完整性设计

- 精通PDN仿真与目标阻抗设计

- 熟练进行DC-DC转换器布局优化

- 掌握VRM选型与去耦电容网络设计

3. 电磁兼容设计

- 精通EMI预仿真与整改

- 熟悉CISPR 22/32标准测试流程

- 掌握共模扼流圈设计与屏蔽方案

4. 硬件开发能力

- 8层以上高速PCB设计经验(Allegro/Cadence)

- 熟练制定叠层结构与阻抗控制方案

- 掌握HDI板与背钻工艺设计要点

三、专业项目经验

项目一:服务器主板高速信号设计(2022-2023)

- 角色:SI/PI团队负责人

- 技术指标:PCIe 5.0 x16通道(16GT/s),DDR5内存(5200MT/s)

- 关键贡献:

▶ 通过仿真优化走线长度匹配,将通道插入损耗从-12dB降至-8dB

▶ 设计新型AC耦合电容布局方案,使眼图张开度提升23%

▶ 建立PDN阻抗模型,将100MHz-1GHz频段阻抗波动控制在±15%以内

▶ 主导EMI预测试,通过调整GND层分割方案使辐射超标频点降低8dBμV

- 成果:产品通过Intel PCIe 5.0合规性认证,量产良率达99.2%

项目二:5G基站光模块信号优化(2020-2021)

- 角色:SI工程师

- 技术指标:400Gbps PAM4调制,通道长度15英寸

- 关键贡献:

▶ 开发损耗补偿算法,使通道总损耗从28dB降至22dB

▶ 设计预加重滤波器,将眼图垂直闭合度从32%优化至18%

▶ 建立串扰噪声预算模型,确保邻道干扰低于-40dBc

- 成果:模块传输误码率(BER)优于1e-12,通过Telcordia GR-468标准

项目三:消费电子设备EMC整改(2019)

- 角色:EMC工程师

- 技术指标:满足CISPR 32 Class B标准

- 关键贡献:

▶ 定位辐射源为USB3.0差分对,通过增加共模滤波器使1GHz频点超标值降低12dB

▶ 优化电源路径布局,将开关噪声从65dBμV降至52dBμV

▶ 设计金属屏蔽罩结构,使整体辐射降低7dB

- 成果:产品一次性通过FCC认证,整改周期缩短40%

四、技术能力清单

1. 仿真工具

- HyperLynx(SI/PI/Thermal)

- ADS(高速通道建模)

- Sigrity PowerSI(电源完整性)

- CST Microwave Studio(电磁仿真)

2. 设计工具

- Cadence Allegro(PCB设计)

- Mentor Xpedition(高速布局)

- Altium Designer(原型设计)

3. 测试设备

- 示波器(DSOS804A,16GHz带宽)

- 矢量网络分析仪(E5071C)

- 近场探头(Fisher EM-6900)

4. 协议标准

- PCIe 1.0-5.0

- USB 2.0-4.0

- SATA 1.0-3.5

- DDR3/4/5

五、教育背景

2015.09-2018.06 清华大学 微电子与纳电子学系 硕士

- 研究方向:高速互连信号完整性建模

- 毕业论文:《基于机器学习的高速串行通道损耗预测方法》

2011.09-2015.06 电子科技大学 电子信息工程专业 学士

- GPA:3.8/4.0(专业前5%)

- 全国大学生电子设计竞赛二等奖

六、职业认证

- CID(Cadence认证互连设计师)

- IPC-6012D刚性板制造规范认证

- 六西格玛绿带认证

七、语言能力

- 英语(CET-6,623分):可熟练阅读英文技术文档,进行跨国技术交流

- 日语(N3):具备基础技术沟通能力

八、自我评价

1. 技术深度:具备从芯片级到系统级的信号完整性分析能力,熟悉高速数字电路设计的全流程

2. 问题解决:擅长通过仿真-测试-迭代的闭环方法解决复杂SI问题,曾主导3个项目的关键瓶颈突破

3. 团队协作:在跨国团队中担任技术接口角色,具备优秀的跨部门沟通能力

4. 持续学习:保持对PCIe 6.0、CXL等新兴技术的跟踪研究,定期发表技术博客

九、附加信息

1. 技术博客:www.sigengineer.com(累计阅读量15万+)

2. 专利:已授权发明专利2项(高速信号传输结构相关)

3. 开源贡献:参与HyperLynx模型库优化项目

关键词:高速信号完整性、SI仿真、PCIe 5.0、电源完整性、电磁兼容、HyperLynx、Cadence Allegro、DDR5、EMI整改HDI设计

简介:本文为资深高速信号完整性工程师简历模板,涵盖8年项目经验,包含服务器主板、5G光模块等典型案例,详细列出SI/PI/EMC全流程技术能力,突出仿真优化、协议标准、工具应用等核心竞争力,适用于高端硬件研发岗位申请。