位置: 文档库 > 求职简历 > 消费电子信号完整性工程师简历模板

消费电子信号完整性工程师简历模板

收藏家 上传于 2022-06-23 01:27

《消费电子信号完整性工程师简历模板》

一、个人信息

姓名:张伟

性别:男

年龄:32岁

联系方式:手机+86-138xxxx5678 | 邮箱:zhangwei@email.com

现居地:广东省深圳市南山区

求职意向:消费电子信号完整性工程师

期望薪资:25K-35K/月(可协商)

到岗时间:1个月内

二、教育背景

2010.09-2014.06 清华大学 电子工程系 本科

主修课程:电路原理、信号与系统、数字信号处理、电磁场与电磁波、高速数字电路设计

毕业论文:《基于S参数的PCB信号完整性分析与优化》

2014.09-2017.06 上海交通大学 电子信息与电气工程学院 硕士

研究方向:高速串行信号完整性建模与仿真

硕士论文:《10Gbps以上速率串行接口的信号完整性设计与验证》

学术成果:发表SCI论文2篇(IEEE Transactions on Advanced Packaging),获国家发明专利1项

三、专业技能

1. 信号完整性分析

- 精通SI仿真工具:HyperLynx、ADS、SIwave、CST Microwave Studio

- 熟练进行PCB叠层设计、阻抗控制、串扰分析、电源完整性(PI)设计

- 掌握眼图分析、抖动分解、预加重/去加重算法优化

2. 高速数字电路设计

- 熟悉DDR3/4/5、PCIe Gen3/4/5、USB3.x/4、HDMI2.x等高速接口规范

- 具备多板级系统信号完整性协同设计能力

- 精通IBIS模型建模与验证

3. 电磁兼容设计

- 掌握EMI/EMC设计规范(CISPR 22、FCC Part 15)

- 熟练进行辐射发射、传导干扰分析与抑制

- 具备屏蔽设计、接地设计、滤波器设计能力

4. 测试与验证

- 熟练使用示波器(DSOS804A)、矢量网络分析仪(E5071C)、频谱分析仪

- 掌握TDR/TDT测试、S参数测量、近端串扰/远端串扰测试

- 具备自动化测试脚本开发能力(Python/MATLAB)

四、工作经历

2017.07-2020.12 华为技术有限公司 信号完整性工程师

项目1:5G基站高速背板设计(速率25Gbps)

- 主导背板信号完整性设计,通过优化走线拓扑结构将串扰从-32dB降至-45dB

- 建立PCB材料库与工艺参数模型,实现阻抗控制精度±8%

- 开发自动化仿真流程,将仿真周期从5天缩短至2天

项目2:Mate系列手机USB3.1 Gen2接口开发

- 解决10Gbps速率下的ISI问题,通过预加重参数优化使眼图张开度提升20%

- 主导EMI测试失败问题定位,通过改进屏蔽层设计使辐射发射降低6dBμV/m

项目3:企业级存储设备PCIe Gen4信号完整性验证

- 建立信道模型,预测16GT/s速率下的BER

- 开发测试夹具,实现自动化眼图测试与数据采集

2021.01-至今 小米科技有限责任公司 高级信号完整性工程师

项目1:小米12系列手机DisplayPort 1.4接口设计

- 主导8K@60Hz视频传输的SI设计,通过优化AC耦合电容参数使抖动降低30%

- 建立电源完整性模型,解决12V供电轨的PDN噪声问题

项目2:小米平板5 Type-C接口全功能实现

- 实现USB4+DP Alt Mode+PD3.0三合一接口设计

- 通过仿真优化,使40Gbps信号完整性余量>15%

项目3:AIoT设备无线充电系统EMC设计

- 解决Qi 15W无线充电的辐射干扰问题,通过优化线圈布局使传导骚扰降低8dB

- 主导CE/FCC认证测试,一次通过率100%

五、项目经验

项目名称:8K视频传输系统信号完整性设计

项目周期:2022.03-2022.12

项目角色:技术负责人

项目描述:

设计支持8K@120Hz视频传输的HDMI2.1接口,数据速率达48Gbps。采用PAM4调制技术,通过仿真优化预加重/均衡参数,解决高频信号衰减问题。开发自动化测试平台,实现眼图、抖动、误码率等关键指标的自动化测量。

项目成果:

- 信号完整性余量>20%,眼图张开度>90%

- 开发测试脚本12个,测试效率提升40%

- 项目获小米年度技术创新奖

项目名称:服务器主板PCIe Gen5信道设计

项目周期:2023.01-2023.06

项目角色:SI设计负责人

项目描述:

设计32GT/s速率的PCIe Gen5信道,解决长走线(>15英寸)的信号完整性问题。通过优化过孔设计、引入中继器,将信道损耗从18dB降至12dB。建立信道模型,预测BER

项目成果:

- 信道插入损耗

- 开发参数化仿真模型,设计周期缩短30%

- 项目通过Intel PCIe Gen5认证

六、证书与培训

2018.05 CID(Certified Interconnect Designer)认证(IPC)

2019.11 华为信号完整性专家认证(HCIE-SI)

2021.06 IEEE 1801标准培训(UPF电源完整性设计)

2022.09 高速串行接口设计高级研修班(PCI-SIG主办)

七、自我评价

1. 技术深度:具备从芯片级到系统级的信号完整性设计能力,熟悉SI/PI/EMC全流程设计方法

2. 项目经验:主导过10+个消费电子类高速接口设计项目,涵盖手机、平板、服务器等领域

3. 问题解决:擅长通过仿真与测试结合的方法快速定位问题,具备丰富的EMI/EMC整改经验

4. 团队协作:良好的跨部门沟通能力,曾同时协调硬件、结构、测试等5个团队完成项目交付

5. 学习能力:持续关注行业技术发展,近期重点研究AI在信号完整性设计中的应用

关键词:信号完整性工程师、消费电子、高速数字电路、SI仿真PCB设计、电磁兼容、DDR、PCIe、USB、HDMI眼图分析、阻抗控制、EMI/EMC、HyperLynx、ADS、Python

简介:本文为消费电子领域信号完整性工程师求职简历模板,涵盖教育背景、专业技能、工作经历、项目经验等核心模块。申请人具有清华大学电子工程本科与上海交通大学硕士学历,8年SI设计经验,主导过5G基站、手机高速接口、服务器信道等项目,精通HyperLynx/ADS等工具,熟悉DDR/PCIe/USB等协议,具备从芯片到系统的全流程设计能力。