位置: 文档库 > 求职简历 > 数字信号完整性工程师简历模板

数字信号完整性工程师简历模板

星日马 上传于 2020-11-24 17:58

《数字信号完整性工程师简历模板》

一、个人信息

姓名:张XX

性别:男

出生日期:1990年5月

联系方式:手机(+86)138XXXX1234 | 邮箱:zhangxx@signalintegrity.com

现居地:上海市浦东新区

求职意向:数字信号完整性工程师

期望薪资:25K-35K/月(可协商)

到岗时间:1个月内

二、教育背景

2008.09-2012.06 清华大学 电子工程系 本科

主修课程:数字电路设计、模拟电子技术、信号与系统、电磁场与电磁波、高速数字系统设计

毕业论文:《基于S参数的PCB互连建模与信号完整性分析》

2012.09-2015.06 上海交通大学 电子与通信工程 硕士

研究方向:高速串行链路信号完整性建模与仿真

硕士课题:《10Gbps以上速率串行通信系统的信道建模与均衡技术研究》

学术成果:发表SCI论文2篇(IEEE Transactions on Advanced Packaging),EI会议论文1篇

三、专业技能

1. 信号完整性分析

- 精通SI/PI仿真工具:HSPICE、ADS、Sigrity、HyperLynx、CST Microwave Studio

- 熟练掌握传输线理论、阻抗匹配、串扰分析、眼图测试、抖动分解等核心SI技术

- 具备从芯片级到系统级的信号完整性建模能力,包括封装、PCB、连接器、线缆等

2. 电源完整性设计

- 精通PDN设计、去耦电容优化、电源噪声分析、IR Drop仿真

- 熟悉VRM建模、平面分割、电源/地平面谐振分析

3. 电磁兼容设计

- 掌握EMI/EMC设计规范(CISPR 22、FCC Part 15)

- 具备屏蔽设计、滤波器设计、接地策略优化能力

4. 高速数字设计

- 熟悉PCIeUSB、SATA、DDR、以太网等高速协议的物理层设计

- 掌握SerDes架构、预加重、均衡、时钟恢复等关键技术

5. 工具与编程

- 熟练运用MATLAB进行信号处理与算法验证

- 掌握Python脚本编写(用于自动化仿真与数据处理)

- 熟悉Allegro、Cadence、Mentor等EDA工具

四、工作经历

2015.07-2018.12 华为技术有限公司 数字信号完整性工程师

项目1:56Gbps PAM4光模块信号完整性设计

- 负责光模块PCB的SI/PI协同仿真,优化走线拓扑与阻抗控制

- 通过眼图测试与抖动分析,将BER从1e-9提升至1e-12

- 主导去耦电容网络优化,降低电源噪声30%

项目2:112Gbps SerDes信道建模

- 建立包含封装、PCB、连接器的3D全波模型

- 提出预加重与均衡参数优化方案,使信道损耗降低15%

- 开发自动化仿真脚本,提升仿真效率40%

项目3:企业级交换机电源完整性设计

- 设计多电压域PDN网络,解决12V转1.8V/3.3V的IR Drop问题

- 通过平面分割与电容布局优化,将电源纹波控制在50mV以内

2019.01-至今 英特尔(中国)有限公司 高级数字信号完整性工程师

项目1:PCIe 5.0控制器信号完整性验证

- 负责从芯片到系统的全链路SI分析,包括封装、PCB、连接器

- 通过S参数提取与IBIS模型验证,解决16GHz频段的信号衰减问题

- 主导跨部门协作,推动SI问题在流片前闭环

项目2:AI服务器DDR5内存信号完整性优化

- 建立DDR5信道的等效电路模型,分析串扰与ISI效应

- 提出走线间距与端接电阻优化方案,使眼图张开度提升25%

- 开发Python工具实现自动化眼图测试与报告生成

项目3:5G基站射频前端EMI/EMC设计

- 设计屏蔽腔体与滤波电路,将辐射发射降低10dB

- 通过共模扼流圈与接地优化,解决时钟信号的EMI问题

五、项目经验

项目名称:112Gbps硅光子互连系统信号完整性设计

项目周期:2020.03-2021.06

项目角色:SI团队负责人

项目描述:

该项目为数据中心设计112Gbps硅光子互连解决方案,涵盖光模块、PCB、连接器与线缆的全链路设计。作为SI团队负责人,我主导了以下工作:

1. 建立包含光电器件、封装、PCB的3D电磁模型,使用CST进行全波仿真

2. 优化光模块PCB的层叠结构与走线拓扑,将插入损耗控制在-3dB@28GHz

3. 设计去耦电容网络,解决1.8V电源的动态电压波动问题(DVDT)

4. 与光电器件团队协作,调整预加重参数以补偿信道损耗

项目成果:

- 成功通过112Gbps PAM4信号眼图测试(BER

- 降低系统功耗15%,提升信号质量20%

- 项目获公司年度技术创新奖

项目名称:企业级SSD控制器电源完整性优化

项目周期:2021.09-2022.03

项目角色:PDN设计负责人

项目描述:

该项目针对企业级SSD控制器设计低噪声电源网络,解决多核处理器供电不稳定问题。主要工作包括:

1. 建立包含VRM、去耦电容、电源/地平面的PDN模型

2. 使用HyperLynx进行频域与时域仿真,分析谐振点与IR Drop

3. 优化电容布局与值选择,将1.2V电源的纹波从80mV降至30mV

4. 设计平面分割策略,减少多电压域间的耦合噪声

项目成果:

- SSD控制器在满负荷运行时的稳定性提升30%

- 降低BOM成本12%(通过减少电容数量)

- 项目获客户最佳供应商奖

六、证书与培训

2016.05 CID(Certified Interconnect Designer)认证(IPC)

2017.11 信号完整性工程师认证(SIG)

2019.03 高速数字设计培训(Signal Integrity Academy)

2020.07 电磁兼容设计高级课程(IEEE EMC Society)

2021.10 Python编程与自动化仿真培训(Udemy)

七、自我评价

1. 具备扎实的信号完整性理论基础与8年高速数字设计经验,熟悉从芯片到系统的全链路SI/PI/EMI设计流程

2. 精通HSPICE、ADS、Sigrity等仿真工具,能够独立完成复杂系统的建模与优化

3. 擅长跨部门协作,曾主导多个跨国团队项目,具备优秀的沟通与问题解决能力

4. 对新技术保持高度敏感,持续学习PCIe 6.0、CXL、800G以太网等前沿协议的物理层设计

5. 注重细节与质量,曾通过仿真优化将产品良率提升25%,降低返工成本30%

关键词:数字信号完整性、信号完整性工程师、SI/PI仿真、高速数字设计、电磁兼容、传输线理论阻抗匹配、眼图测试、抖动分析、电源完整性、PDN设计、去耦电容、EMI/EMC、SerDes、PCIe、USB、DDR、HSPICE、ADS、Sigrity、Python、MATLAB、CST Microwave Studio、HyperLynx

简介:本文是一份针对数字信号完整性工程师的求职简历模板,内容涵盖个人信息、教育背景、专业技能、工作经历、项目经验、证书与培训以及自我评价。简历突出申请者在信号完整性分析、电源完整性设计、电磁兼容设计以及高速数字设计领域的专业能力,详细列举了参与过的关键项目与取得的成果,并强调了跨部门协作与问题解决能力。适用于希望在高速数字通信、半导体、数据中心等行业从事信号完整性相关工作的求职者。